یک گیرنده فرستنده ی سریال با سرعت 2/3 گیگابیت بر ثانیه با استفاده از ساختارهای pam و pwm.

پایان نامه
  • وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده فنی و مهندسی
  • نویسنده نوشین قادری
  • استاد راهنما عبداله خویی
  • تعداد صفحات: ۱۵ صفحه ی اول
  • سال انتشار 1390
چکیده

در ساخت این فرستنده گیرنده، از یک روش جدید مدولاسیون که ترکیب خاصی از مدولاسیون دامنه و مدولاسیون پهنای پالس می باشد، استفاده می شود. با استفاده از مدولاسیون ارائه شده، نرخ ارسال اطلاعات نسبت به نرخ ارسال هر سمبل به طور قابل ملاحظه ای زیاد می گردد. بنابراین isi ایجاد شده توسط کانال، همچنین فرکانس کلاک مورد نیاز در داخل چیپ، کم خواهد شد. در یک نرخ مشخص ارسال اطلاعات، با ارسال چندین بیت از طریق یک سمبل، پهنای باند مورد نیاز کانال کم شده و استفاده ی موثر از کانال افزایش می یابد. همچنین با ترکیب سیگنال کلاک و سیگنال دیتا و ارسال آن از طریق یک کانال، علاوه بر صرفه جویی در هزینه ایجاد یک کانال اضافی، مشکل "time skew" بین سیگنالهای کلاک و دیتا نیز بر طرف می گردد. با توجه به ساختار مدولاسیون ارایه شده، "کمترین پهنای پالس" و همچنین "کمترین اختلاف پالس" در سیگنال مدوله شده، بیشتر از مقدار tb است (tb پهنای پالس سیگنال باینری اولیه است). بنابراین میزان isi ناشی از کانال کاهش یافته و پاسخ "eye diagram" سیگنال مدوله شده بهبود خواهد یافت. به علت استفاده از مدولاسیون پهنای پالس، سیگنال کلاک در داخل سیگنال دیتا به طریق خاصی جاسازی می شود. بنابراین با استفاده از یک pll بسیار ساده، می توان سیگنال کلاک را از سیگنال دریافت شده در قسمت گیرنده، جدا کرد. با توجه به ساختار متناوب مدولاسیون ارائه شده، isi ناشی از عبور این سیگنال از یک فیلتر پایین گذر یا بالا گذردر مقایسه بایک سیگنال باینری تصادفی بسیار کم خواهد بود. همچنین در طراحی pll موجود دراین فرستنده گیرنده از یک ساختار جدید برای مدار charge pump"" استفاده شده که موجب انطباق بیشتر مسیرهای ""up و" "down می گردد. میزان "peak to peak jitter" برای کلاک بازیافتی در گیرنده در فرکانس 800 مگا هرتز برابر با 21 پیکو ثانیه و برای دیتای بازیافتی برابر با 56 پیکوثانیه است. توان مصرفی در فرستنده و گیرنده به ترتیب 220 و 35 میلی وات می باشد.

۱۵ صفحه ی اول

برای دانلود 15 صفحه اول باید عضویت طلایی داشته باشید

اگر عضو سایت هستید لطفا وارد حساب کاربری خود شوید

منابع مشابه

یک گیرنده سریال با سرعت 7gb/s ، با استفاده از ترکیب ساختار های pam و pwm

در این پایان نامه، یک گیرنده سریال با سرعت gb/s7 که در پروسه µm cmos0.18 اجرا می شود، ارائه شده است. در این گیرنده یک تکنیک چند سطحی مدولاسیون عرض-دامنه-پالس (pwam) که ترکیب دو مدولاسیون دامنه¬ی پالس (pam) و عرض پالس (pwm) است، استفاده شده است. با استفاده از این مدولاسیون، نرخ ارسال و دریافت بیت نسبت به نرخ ارسال و دریافت سمبل (symbol rate) افزایش می یابد، در حالی که مینیمم عرض پالس (pw) به طور...

مقایسه تأثیر وضعیت طاق باز و دمر بر وضعیت تنفسی نوزادان نارس مبتلا به سندرم دیسترس تنفسی حاد تحت درمان با پروتکل Insure

کچ ی هد پ ی ش مز ی هن ه و فد : ساسا د مردنس رد نامرد ي سفنت سرتس ي ظنت نادازون داح ي سکا لدابت م ي و نژ د ي سکا ي د هدوب نبرک تسا طسوت هک کبس اـه ي ناـمرد ي فلتخم ي هلمجزا لکتورپ INSURE ماجنا م ي دوش ا اذل . ي هعلاطم ن فدهاب اقم ي هس عضو ي ت اه ي ندب ي عضو رب رمد و زاب قاط ي سفنت ت ي هـب لاتـبم سراـن نادازون ردنس د م ي سفنت سرتس ي لکتورپ اب نامرد تحت داح INSURE ماجنا درگ ...

متن کامل

اثر بربرین در تنظیم آستروسیتهای Gfap+ ناحیه هیپوکمپ موشهای صحرایی دیابتی شده با استرپتوزوتوسین

Background: Diabetes mellitus increases the risk of central nervous system (CNS) disorders such as stroke, seizures, dementia, and cognitive impairment. Berberine, a natural isoquinolne alkaloid, is reported to exhibit beneficial effect in various neurodegenerative and neuropsychiatric disorders. Moreover astrocytes are proving critical for normal CNS function, and alterations in their activity...

متن کامل

اثر بربرین در تنظیم آستروسیتهای Gfap+ ناحیه هیپوکمپ موشهای صحرایی دیابتی شده با استرپتوزوتوسین

Background: Diabetes mellitus increases the risk of central nervous system (CNS) disorders such as stroke, seizures, dementia, and cognitive impairment. Berberine, a natural isoquinolne alkaloid, is reported to exhibit beneficial effect in various neurodegenerative and neuropsychiatric disorders. Moreover astrocytes are proving critical for normal CNS function, and alterations in their activity...

متن کامل

طراحی و شبیه سازی مدار مجتمع بازیابی پالس ساعت و داده در نرخ 5 گیگابیت بر ثانیه با روش قفل فاز سریع برای گیرنده‌های مخابراتی پر سرعت

در این مقاله به طراحی و شبیه سازی یک مدار مجتمع بازیابی ساعت و داده­ی سریع با نرخ داده­ی 5 گیگابیت برثانیه با روش فاز میانی پرداخته شده است. مدارهای بازیابی پالس ساعت و داده از اهمیت ویژه­ای در مخابرات نوری برخوردار هستند و در گیرنده­های پرسرعت نقش کلیدی دارند. مدار پیشنهادی با به کارگیری روش فاز میانی و با استفاده از فناوری سی ماس18/0 میکرومتر در شبیه ساز ADS طراحی و شبیه ‌سازی ‌شده است. نتایج...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه ارومیه - دانشکده فنی و مهندسی

کلمات کلیدی

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023